Tin tức công ty
-
PIC dạng tấm LiTaO3 — Ống dẫn sóng lithium tantalate trên chất cách điện tổn hao thấp cho quang học phi tuyến trên chip
Tóm tắt: Chúng tôi đã phát triển một ống dẫn sóng lithium tantalate dựa trên chất cách điện 1550 nm với tổn hao 0,28 dB/cm và hệ số chất lượng cộng hưởng vòng là 1,1 triệu. Ứng dụng của phi tuyến tính χ(3) trong quang tử phi tuyến đã được nghiên cứu. Ưu điểm của lithium niobate...Đọc thêm -
XKH - Chia sẻ kiến thức - Công nghệ cắt lát wafer là gì?
Công nghệ cắt lát wafer, như một bước quan trọng trong quy trình sản xuất chất bán dẫn, liên quan trực tiếp đến hiệu năng chip, năng suất và chi phí sản xuất. #01 Bối cảnh và tầm quan trọng của việc cắt lát wafer 1.1 Định nghĩa về cắt lát wafer Cắt lát wafer (còn được gọi là cắt lát...)Đọc thêm -
Màng mỏng lithium tantalat (LTOI): Vật liệu tiềm năng tiếp theo cho bộ điều biến tốc độ cao?
Vật liệu lithium tantalate màng mỏng (LTOI) đang nổi lên như một động lực mới đáng kể trong lĩnh vực quang học tích hợp. Năm nay, một số công trình nghiên cứu cấp cao về bộ điều biến LTOI đã được công bố, với các tấm wafer LTOI chất lượng cao do Giáo sư Xin Ou từ Viện Thượng Hải cung cấp...Đọc thêm -
Hiểu biết sâu sắc về hệ thống SPC trong sản xuất wafer
SPC (Kiểm soát quy trình thống kê) là một công cụ quan trọng trong quy trình sản xuất wafer, được sử dụng để giám sát, kiểm soát và cải thiện tính ổn định của các giai đoạn khác nhau trong sản xuất. 1. Tổng quan về hệ thống SPC SPC là một phương pháp sử dụng thống kê...Đọc thêm -
Tại sao quá trình epitaxy được thực hiện trên chất nền dạng tấm mỏng?
Việc phát triển thêm một lớp nguyên tử silic trên chất nền wafer silic có một số ưu điểm: Trong các quy trình silicon CMOS, sự phát triển epitaxy (EPI) trên chất nền wafer là một bước xử lý quan trọng. 1. Cải thiện chất lượng tinh thể...Đọc thêm -
Nguyên tắc, quy trình, phương pháp và thiết bị để làm sạch tấm bán dẫn
Vệ sinh ướt (Wet Clean) là một trong những bước quan trọng trong quy trình sản xuất chất bán dẫn, nhằm loại bỏ các chất gây ô nhiễm khác nhau khỏi bề mặt tấm bán dẫn để đảm bảo các bước xử lý tiếp theo có thể được thực hiện trên bề mặt sạch. ...Đọc thêm -
Mối quan hệ giữa các mặt phẳng tinh thể và hướng tinh thể.
Mặt phẳng tinh thể và định hướng tinh thể là hai khái niệm cốt lõi trong tinh thể học, có liên quan mật thiết đến cấu trúc tinh thể trong công nghệ mạch tích hợp dựa trên silicon. 1. Định nghĩa và tính chất của định hướng tinh thể Định hướng tinh thể biểu thị một hướng cụ thể...Đọc thêm